در یک خبر خوب کمپانی Western Digital طراحی هسته پردازشی SweRV RISC-V خود را منبع باز کرد و فایلهای لازم برای بهکارگیری آن در هر تراشهای در دسترس عموم قرار گرفت.SweRV یکی از چند پروژه Western Digital برای فراگیری معماری مجموعه دستورالعمل RISC-V است.
در واقع این کمپانی با انتشار طراحی SweRV دو هدف را به طور هم زمان دنبال میکند که اولی کمک به فراگیری فراگیری RISC-V و دومی بهکارگیری هستههای پردازشی SweRV در تراشههای مختلف است.Western Digital طراحی کامل هسته SweRV را بر روی GitHub قرار داده است و حالا هرکسی میتواند آزادانه از آن در تراشههای اختصاصی خود استفاده کند. تنها محدودیت در بهکارگیری این هسته پردازشی، استفاده نکردن از برند Western Digital است.
SweRV یک هسته پردازشی 32 بیتی مبتنی بر معماری مجموعه دستورالعمل RISC-V است که توسط Western Digital طراحی شده است. این هسته پردازشی هنگامی که در تراشههای 28 نانومتری بکار گرفته شود، حداکثر میتواند دارای فرکانس 1.8 گیگاهرتز باشد. طبق شبیه سازی های طراح آن، SweRV در بنچمارک CoreMark قدری بهتر از هستههای پردازشی ARM Cortex-A15 عمل میکند. Western Digital در نظر دارد از این هستهها در طراحیهای خود چون کنترلرهای فلش و SSD استفاده کند، با این حال زمان آماده شدن آنها مشخص نیست.
Western Digital معتقد است این کار به فراگیری RISC-V و بعدتر پشتیبانی بهتر از سوی توسعه دهندگان کمک میکند که در نهایت به نفع این کمپانی خواهد بود.
نظر خود را اضافه کنید.
برای ارسال نظر وارد شوید
ارسال نظر بدون عضویت در سایت