ورود

مشاهده نسخه کامل : معماری و ساختار ارتباطی بین پردازنده و پل شمالی



Gabana
03-04-08, 01:28
تو شکل مشخصه منظورم کجاست ( Local BUS )
بیشتر بحث در مورد FSB و HyperTransport و ... !

Only the registered members can see the link

ادامه دارد ..

M A H R A D
03-04-08, 16:06
بسیار عالی است

منم خیلی مایلم در این مورد بیشتر بدونم

این بحث یه کمی گیج کننده است تقریبا

حالا ایشالله با این بحث ابهامات رفع میشه

سپاس

Gabana
03-04-08, 18:03
باز هم ممنون از دوستانی که اعلام تمایل کردن .
برای اینکه از ابتدا به این تاپیک نظمی بدیم من پیشنهاد می کنم به ترتیب این موارد را بررسی کنیم .

برای مثال :


FSB
HyperTransport
QPIبا این سر فصل پست ها نظم پیدا می کنن و بر اساس نیاز در محل مناسب ارسال خواهد شد .

Trance
03-04-08, 18:30
FSBمخفف Front side Bus است و همچنین تحت نامهای باس پرسسور و باس حافظه یا باس سیستم شناخته شده است. FSB پروسسور را به حافظه اصلی ( رم ) و سایر اجزاء داخل کامپیوتر متصل می کند. FSB می تواند 133و 266 و 400 MHz یا بالاتر باشد.

Backside Bus: در مقابل FSB گذرگاه ديگري به اين نام وجود دارد كه رابط بين CPU و حافظه نهان سطح دوم ( L2 Cache Memory ) مي باشد . و طبعا سرعت اين گذرگاه از FSB بيشتر است .

Multiplier: فركانس CPU‌ از ضرب FSB در Multiplier بدست مي آيد . بعنوان مثال يك پردازنده با فركانس 550 مگا هرتز كه باس 100 مگاهرتزي داره ، ضريب كلاكش بايد 5.5 باشه . بنابراين CPU بايد 5.5 بار مقدار فركانس FSB رو اجرا كنه ، كه برابر مي شه با 550 مگا هرتز : 100MHz x 5.5 = 550 MHz


یه توضیح مختصر بود.امیدوارم اشتباه نکرده باشم چون قبل از پست های بدی شاید به درد بخور باشه.با سپاس:give_rose: